此设计咨询将以 MIG 7 系列 DDR3 设计中显示的模式敏感性通知的形式发布。
使用主动数据模式(例如 PRBS23)时,信道损失和芯片歪斜会降低可用的裕量。
广泛测试已经证实,如果裕量大幅降低,则会限制以指定的最大数据速率执行的可靠操作。
本设计咨询详细介绍了数据速率的限制以及何时推荐更多的设计指南。
MIG 7 系列 DDR3 DIMM 接口
单排 DIMM
1R 的最大数据速率是 1600Mbps。 以 1600Mbps 或更低速率操作的接口不受影响。
2R DIMM
2R 最大数据速率是 1333Mbps。 以 1333Mbps 或更低速率操作的接口不受影响。
MIG 7 系列 DDR3 组件接口
使用 1866Mbps 组件进行设计时,应联系 Xilinx 技术支持,以便针对更多推荐的设计指南进行讨论。
相关信息
如果 Vivado 生成以下警告消息,则该设计咨询中所描述的信息适用:
警告:查看 DAAR 59167 — 更多推荐可能适用于本数据速率。请联系 Xilinx 技术支持
修订历史:
10/06/2015
0/01/2014 — 通过 2014.3 错误消息发送进行更新
08/20/2014 — 相关更新信息
06/02/2014——初始版本
Answer Number | 问答标题 | 问题版本 | 已解决问题的版本 |
---|---|---|---|
33566 | Design Advisory Master Answer Record for Programmable Logic Based External Memory Interface Solutions for Virtex-6, Spartan-6, all 7 Series Devices, and all UltraScale based Devices | N/A | N/A |
45934 | Kintex-7 FPGA KC705 Evaluation Kit - Known Issues and Release Notes Master Answer Record | N/A | N/A |
45382 | Virtex-7 FPGA VC707 Evaluation Kit - Known Issues and Release Notes Master Answer Record | N/A | N/A |
51901 | Virtex-7 FPGA VC709 连接套件 — 已知问题与版本说明的主要答复记录 | N/A | N/A |
51900 | Artix-7 FPGA AC701 Evaluation Kit - Known Issues and Release Notes Master Answer Record | N/A | N/A |
47787 | 有关 Kintex-7 FPGA KC705 评估套件的设计咨询主答复记录 | N/A | N/A |
56324 | 面向 Virtex-7 FPGA VC709 评估套件的设计咨询主答复记录 | N/A | N/A |
53962 | 面向 Virtex-7 FPGA VC707 评估套件的设计咨询主答复记录 | N/A | N/A |
53980 | 有关Artix-7 FPGA AC701 评估套件的设计咨询主答复记录 | N/A | N/A |
Answer Number | 问答标题 | 问题版本 | 已解决问题的版本 |
---|---|---|---|
61853 | MIG 7 Series - Maximum frequency values in MIG tool updated in Vivado 2014.3 | N/A | N/A |
Answer Number | 问答标题 | 问题版本 | 已解决问题的版本 |
---|---|---|---|
62368 | 面向 MIG 7 系列 DDR3 的设计咨询——Vivado 2014.4 版配套提供的 MIG 7 系列 v2.3 版校准更新提供了更多的写入裕度。 | N/A | N/A |
AR# 59167 | |
---|---|
日期 | 10/09/2015 |
状态 | Active |
Type | 设计咨询 |
器件 | |
IP |