1394b PHY IP Core

产品描述

The New Wave Design and Verification (New Wave DV) 1394b PHY core provides a complete IP solution for the PHY layer of the 1394b protocol. The core includes all functionality needed to meet the 1394b specification including: comma alignment, 8b/10b encode/decode, primitive decode, scrambling, port state machine, connection manager, arbitration controller, elastic FIFO, and phase FIFO.

At the physical layer, the core is built for connecting to FPGA/ASIC embedded SERDES, discrete SERDES parts, or general purpose IO. The Link Layer interface of the core provides the industry standard PHY-Link interface. This PHY-Link interface connects directly to Link Layer IP cores from New Wave DV, to discrete Link Layer integrated circuits, or to custom logic developed by the end user.

This core is targeted towards applications in aerospace and industrial vision, and has been used on a wide range of parts at varying operating rates. The core comes with test-benches and example code, making design integration a straightforward task.


主要特性与优势

  • Configurable number of PHYs in a single FPGA standard PHY-Link interface
  • Configurable number of ports per PHY instantiation
  • Complete PHY layer implementation
  • Supports S100/S200/S400 data rates
  • AS5643 compliant interface

特色技术文档

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
VIRTEX-UP Family XCVU3P -2 Vivado 2020.1 20000 20000 60 0 4 4 1

IP 质量指标

综合信息

数据创建日期 Jun 28, 2021
当前 IP 修订号 2.0
当前修订日期已发布 Feb 04, 2020
第一版发布日期 Sep 02, 2016

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 10
可否提供参考? Y

交付内容

可供购买的 IP 格式 Bitstream, Netlist, Source Code
源代码格式 Verilog, VHDL
是否包含高级模型? N
模型格式 Other
提供集成测试台 Y
集成测试台格式 VHDL
是否提供代码覆盖率报告? N
是否提供功能覆盖率报告? N
是否提供 UCF? XDC
商业评估板是否可用? Y
评估板所用的 FPGA Kintex UltraScale
是否提供软件驱动程序? N/A

实现方案

代码是否针对 Xilinx 进行优化? N
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Vivado Synthesis / 2020.1
是否执行静态时序分析? Y
AXI 接口 AXI4
是否包含 IP-XACT 元数据? N

验证

是否有可用的文档验证计划? No
测试方法 Directed Testing
断言 N
收集的覆盖指标 None
是否执行时序验证? Y
可用的时序验证报告 N
所支持的仿真器 Mentor Questa / 16.3_c

硬件验证

在 FPGA 上进行验证 Y
所使用的硬件验证平台 V1151
已通过的行业标准合规测试 N
是否提供测试结果? N