AES Crypt 2

产品描述

This is a high performance, small footprint crypt/decrypt IP Core. It features up to 8 independent crypt engines. Three DMA engines make sure the core is always provided with a constant data stream. The crypt engines run of a dedicated clock, separate from AXI interfaces.


主要特性与优势

  • 100% AES compatible
  • >2.4 GB/sec max throughput
  • Up to 8 engines in parallel (configurable)
  • Supports ECB, CBC and XTS/XEX modes
  • Supports BitLocker acceleration
  • Supports Encryption and Decryption
  • Supports 128, 192 and 256 key sizes
  • 4/8 keys can be stored in each engine
  • Configurable Data Path 32, 64 or 128 bit
  • Separate clocks for AES engines and AXI interface
  • Verified against FIPS test vectors

器件实现矩阵

面向此核实现范例的器件使用矩阵。联系供应商了解更多信息。

系列 器件 速度等级 工具版本 硬件验证? LUT BRAM DSP48 CMT GTx FMAX (Mhz)
Zynq-UP-MPSoC Family XCZU7CG -1 Vivado 2020.1 10830 10830 64 0 0 0 300

IP 质量指标

综合信息

数据创建日期 May 18, 2021
当前 IP 修订号 1.0
当前修订日期已发布 May 10, 2021
第一版发布日期 May 10, 2021

Xilinx 客户的生产使用情况

Xilinx 客户成功生产项目的数量 1
可否提供参考? N

交付内容

可供购买的 IP 格式 Source Code
源代码格式 Verilog
是否包含高级模型? N
提供集成测试台 N
是否提供代码覆盖率报告? N
是否提供功能覆盖率报告? N
是否提供 UCF? N
商业评估板是否可用? N
评估板所用的 FPGA N/A
是否提供软件驱动程序? N

实现方案

代码是否针对 Xilinx 进行优化? N
定制 FPGA 优化技术 None
所支持的综合软件工具及版本 Xilinx XST
是否执行静态时序分析? Y
AXI 接口 AXI4
是否包含 IP-XACT 元数据? Y

验证

是否有可用的文档验证计划? No
测试方法 Directed Testing
断言 N
收集的覆盖指标 Functional
是否执行时序验证? N
可用的时序验证报告 N
所支持的仿真器 Cadence NC-Sim

硬件验证

在 FPGA 上进行验证 N
已通过的行业标准合规测试 N
特定的合规测试 FIPS
测试日期 May 10, 2021
是否提供测试结果? N