7 系列 FPGA 的分组 14/15 中支持多功能 HR I/O,而 Zynq-7000 SoC 的分组 34/35 中支持 HR I/O,其中,这些分组的 HR I/O 可能会在上电时为以下受到影响的实现方案带来 0-1-0 过渡。
受到影响的实现方案 — 对于可能出现的潜在 I/O 过渡而言,所有以下各项都必须为真:
影响:
有实现方案受到影响时,如果适用分组 VCCO 通过大约 2.1V 的电压电平启动,7 系列 FPGA 分组 14/15 或 Zynq-7000 SoC 分组 34/35 中的 I/O 可能就有 0-1-0。
1 的持续时间取决于 VCCO 启动速率,所观察到的范围从几微秒到 2 毫秒不等,主要看 VCCO 的启动速率。较慢的 VCCO 启动速率可能会延长 1 的持续时间。
要解决受影响 HR I/O 分组中的 0-1-0 过渡问题,请使用一款以下解决方案:
Answer Number | 问答标题 | 问题版本 | 已解决问题的版本 |
---|---|---|---|
63876 | 7 Series FPGA and Zynq-7000 SoC HR I/O Transition at the End of Startup | N/A | N/A |