ザイリンクスの Kintex-7 FPGA KC724 特性評価キット

概要

重要なお知らせ:

この開発キットは、 製造中止製品の通知 XCN19008 により、製造中止となっています。この製品を対象としたソリューションが更新される予定はありません。今後、ザイリンクスのサポートは制限されます。

製品説明

Kintex®-7 FPGA KC724 特性評価キットは、Kintex-7 K325T FPGA で利用可能な 16 個の GTX (12.5Gbps) トランシーバーを特性評価および検証するためのハードウェア環境を提供します。KC724 では、Vivado® または ISE® Design Suites のいずれかを使用する IBERT (Integrated Bit Error Ratio Test) のデモンストレーションを評価できます。各 GTX クワッドおよびそれに関連する基準クロックは、FPGA から配線されて、Samtec BullsEye コネクタとインターフェイスするコネクタ パッドへ接続されます。1 個の BullsEye コネクタと 10 個の標準 SMA コネクタを使用する 1 本のケーブルを使用することによって、ユーザーはバックプレーンやオプティカルの評価ボードから高速テスト装置に至るまでさまざまな評価プラットフォームへの接続が可能になります。  各 BullsEye コネクタでは、1 つの GTX クワッド、4 つの送信/受信ペア、および 2 つの独立した基準クロックを操作できるため、カスタム アプリケーションをテストするにあたって最高の柔軟性を提供します。


主な機能と利点

  • Kintex-7 FPGA で利用可能な 16 個の GTX (12.5Gbps) トランシーバーを特性評価および検証するためのハードウェア環境
  • ハードウエア、デザイン ツール、IP、検証済みリファレンス デザイン
  • Integrated Bit Error Ratio Test (IBERT) リファレンス デザイン
  • FPGA メザニン カード (FMC) インターフェイスで I/O を拡張
  • 4 つの送信/受信ペアで フル GTX クワッドをサポートする BullsEye コネクター
  • System ACE™ SD コントローラー
  • GTX トランシーバーと基準クロック用の Samtec BullsEye コネクター パッド (x 4)
  • SMA コネクター付きの差動 MRCC 入力 (x 2)

搭載されるザイリンクス デバイス

XC7K325T-3FFG900E FPGA 統制 ROHS 準拠の KC724 キットの特長

ロジック セル 326,080
DSP スライス 840
メモリ (Kb) 16,020
GTX トランシーバー 16
I/0 ピン 500
kintex-7-bk-chip

製品情報

仕様

ボードについて

Kintex-7 KC724 評価ボードの特長

ck-k7-kc724-g-hardware-kit

通信およびネットワーク

  • GTX トランシーバーと基準クロック用の Samtec BullsEye コネクター パッド (x 4)
  • SMA コネクター付きの差動 MRCC 入力 (x 2)
  • USB - UART ブリッジ

クロッキング

  • 固定 200MHz 2.5V VLDS オシレーター (MRCC 入力に接続)
  • 複数周波数をサポートする SuperClock-2 モジュール

表示数

  • 電源ステータス LED
  • 汎用 DIP スイッチ、LED、プッシュ ボタン、およびテスト I/O

拡張コネクタ

  • VITA 57.1 FPGA メザニン カード (FMC) ハイピン カウント (HPC) コネクタ (3 個)

コンフィギュレーション

  • Digilent USB JTAG プログラミング ポート

メモリ

  • System ACE™ SD コントローラー

制御および I/O

  • I2C バス

消費電力

  • オンボード デジタル電源への PMBus コネクティビティ
内容

内容

KC724 評価ボード

Kintex-7 XC7K325T-3FFG900E FPGA 搭載

Vivado® Design Suite: Design Edition (フルライセンス)

ノードはロックされ、ターゲット デバイスは Kintex-7 XC7K325T FPGA にロック (1 年間のアップデートおよびサポート付き)

Samtec Bullseye ケーブル

標準 SMA (10 本)

複数周波数をサポートする Superclock-2 モジュール

リソース

資料
デフォルト デフォルト タイトル ドキュメント タイプ 日付
ツールおよび IP

デザイン ツール

ツール名 説明 ライセンス タイプ
Vivado Design Suite Design Edition Vivado® Design Suite は、FPGA や SoC を設計することを目的として開発された IP およびシステムを中心とするデザイン環境
ノードはロックされ、ターゲット デバイスは Kintex-7 XC7K325T-3FFG900E FPGA にロック (1 年間のアップデートおよびサポート付き)
トレーニングおよびサポート