この開発キットは、 製造中止製品の通知 XCN19008 により、製造中止となっています。この製品を対象としたソリューションが更新される予定はありません。今後、ザイリンクスのサポートは制限されます。
Kintex®-7 FPGA KC724 特性評価キットは、Kintex-7 K325T FPGA で利用可能な 16 個の GTX (12.5Gbps) トランシーバーを特性評価および検証するためのハードウェア環境を提供します。KC724 では、Vivado® または ISE® Design Suites のいずれかを使用する IBERT (Integrated Bit Error Ratio Test) のデモンストレーションを評価できます。各 GTX クワッドおよびそれに関連する基準クロックは、FPGA から配線されて、Samtec BullsEye コネクタとインターフェイスするコネクタ パッドへ接続されます。1 個の BullsEye コネクタと 10 個の標準 SMA コネクタを使用する 1 本のケーブルを使用することによって、ユーザーはバックプレーンやオプティカルの評価ボードから高速テスト装置に至るまでさまざまな評価プラットフォームへの接続が可能になります。 各 BullsEye コネクタでは、1 つの GTX クワッド、4 つの送信/受信ペア、および 2 つの独立した基準クロックを操作できるため、カスタム アプリケーションをテストするにあたって最高の柔軟性を提供します。
XC7K325T-3FFG900E FPGA 統制 ROHS 準拠の KC724 キットの特長
ロジック セル | 326,080 |
---|---|
DSP スライス | 840 |
メモリ (Kb) | 16,020 |
GTX トランシーバー | 16 |
I/0 ピン | 500 |
Kintex-7 KC724 評価ボードの特長
通信およびネットワーク
クロッキング
表示数
拡張コネクタ
コンフィギュレーション
メモリ
制御および I/O
消費電力
Kintex-7 XC7K325T-3FFG900E FPGA 搭載
ノードはロックされ、ターゲット デバイスは Kintex-7 XC7K325T FPGA にロック (1 年間のアップデートおよびサポート付き)
標準 SMA (10 本)
ツール名 | 説明 | ライセンス タイプ |
---|---|---|
Vivado Design Suite Design Edition | Vivado® Design Suite は、FPGA や SoC を設計することを目的として開発された IP およびシステムを中心とするデザイン環境 |
ノードはロックされ、ターゲット デバイスは Kintex-7 XC7K325T-3FFG900E FPGA にロック (1 年間のアップデートおよびサポート付き) |